Студопедия.Орг Главная | Случайная страница | Контакты | Мы поможем в написании вашей работы!  
 

Оперативные запоминающие устройства



ОЗУ (их обозначают английской аббревиатурой подразделяются на статические и динамические). В статических ОЗУ запоминающая ячейка представляет coбой триггер на биполярных или полевых транзисторах, что определяет потенциальный характер управляющих сигналов и возможность считывания информации без ее разрушения. В динамических ОЗУ элементом памяти является ем­кость (например, затвора полевого транзистора), что тре­бует периодического восстановления (регенерации) запи­санной информации в процессе ее хранения.

ОЗУ динамического типа позволяют реализовать боль­шой объем памяти, но они сложнее в использовании, так как необходимо наличие специальной схемы управления режимами работы. В современных динамических ОЗУ имеются встроенные системы регенерации и синхрониза­ции. Такие ОЗУ по внешним сигналам управления не от­личаются от статических ОЗУ.

Рассмотрим в качестве примера некоторые микросхе­мы ОЗУ (рис. 2).

Выводы микросхем имеют следующие назначения: CS — выбор микросхемы, Ai — адресные входы, DIi — ин­формационные входы, DOi — информационные выходы W/R — разрешение записи/считывания, RAS — строб ад­реса строки, CAS — строб адреса столбца, СЕ — сигнал разрешения.

Микросхема К155РУ2 — это статическое ОЗУ с откры­тым коллекторным выходом — выполнена на основе ТТЛ-структур емкостью 64 бит. Имеет структуру 16x4, т. е. может хранить 16 слов длиной 4 разряда каждое.

Микросхема К537РУ8 — это статическое ОЗУ объемом 2 Кбайта, выполнена на основе структур КМОП, по вхо­ду и выходу совместима с ТТЛ-структурами. Имеет дву­направленную 8-разрядную шину данных, которая ис­пользуется и для записи, и для считывания информации.

Микросхема К565РУ5 — это динамическое ОЗУ на ос­нове n-МОП-структур, по входам и выходам совместима с ТТЛ-структурами, имеет организацию 64Кх1. Шина ад­реса работает в мультиплексном режиме. Вначале на ней выставляются адреса строк, которые запоминаются во внутреннем регистре по спаду сигнала RAS. Затем выстав­ляются адреса столбцов, которые запоминаются по спаду сигнала CAS.





Дата публикования: 2015-01-25; Прочитано: 322 | Нарушение авторского права страницы | Мы поможем в написании вашей работы!



studopedia.org - Студопедия.Орг - 2014-2024 год. Студопедия не является автором материалов, которые размещены. Но предоставляет возможность бесплатного использования (0.009 с)...