![]() |
Главная Случайная страница Контакты | Мы поможем в написании вашей работы! | |
|
ПЛИС FPGA окружены системой каналов из совокупности метал. сегментов, соединяемых программируемым элементом связи (ключом).
Трассировочные каналы вокруг CLB состоят из соед-ых проводов: одинарной длины, двойной длины и длинные сегменты. Кружки-точки связи.
На пересечении каналов- матрица программируемых переключателей (PSM).
Линии одинарной длины соединяют CLB. Линии двойной длины огибают PSM. Направление сигналов осущ. матрицей программируемых переключателей.
В матрице программируемых переключателей пересекаются линии связи, имеется цепь из 6 транзисторов. Сигнал может быть направлен вверх, вниз или прямо в зависимости от того, какой транзистор будет открыт..
При каждом прохождении сигналов вносится задержка.
Транзисторный ключ, управляемый триггером памяти конфигурации. Ключевой транзистор Т2 замыкает или размыкает участок аb в зависимости от состояния триггера.
На линию выборки подается высокий потенциал, и Т1 включается.
С записи-чтения подается сигнал -> триггер в состояние логич. "1" или "0". В рабочем режиме Т1 заперт, сохраняет неизменное состояние.
В ПЛИС FPGA с триггерной памятью конфигурация разрушается при каждом выключении питания.
При включении питания необходим процесс программирования схемы — загрузка данных конфигурации.
· возможность быстрого изменения принципиальной схемы
· малое время цикла «редактирование схемы — программирование ПЛИС — тестирование»;
· внутри одного кристалла практически всего спектра тех. решений
· относительно дешевые средства сквозной разработки
Дата публикования: 2015-10-09; Прочитано: 264 | Нарушение авторского права страницы | Мы поможем в написании вашей работы!