![]() |
Главная Случайная страница Контакты | Мы поможем в написании вашей работы! | |
|
В настоящее время вся память, используемая в современных тест-типных процессорах, имеет ширину 64 бита, т.е. за один такт по данной шине может быть одновременно передано количество информации, кратное 8 байтам.
8 байт – SDR шина
16 байт – DDR шина
Для увеличения скорости используются 2х канальные контроллеры, которые обеспечивают одновременную работу с двумя 64х битными шинами.
Скорость чтения (записи) информации в память теоретически ограничена пропускной способностью самой памяти. Однако скорость ещё определяется латентностью.
Латентность характеризует параметр времени, т.е. момент восстановления адреса памяти для считывания и момент непосредственного считывания.
Оказывается, что доступ к любому адресу не может быть осуществлен мгновенно, возникает задержка: адрес указан, но данных нет.
У различных типов памяти процессора латентность (задержка) разная. Например, задержка у памяти DDR2 больше, чем у DDR при одинаковой частоте.
В результате, если данные расположены хаотично и небольшими кусками, скорость считывания становится намного менее важной, чем скорость доступа к началу куска ОП.
Чтобы снизить латентность, в AMD64 контроллер памяти максимально интегрирован в процессор.
Дата публикования: 2015-06-12; Прочитано: 298 | Нарушение авторского права страницы | Мы поможем в написании вашей работы!