Главная Случайная страница Контакты | Мы поможем в написании вашей работы! | ||
|
«Цифровая обработка сигналов»
Тема курсовой работы: «Проектирование систем цифровой обработки сигналов».
Задание. Разработать в соответствии с заданным преподавателем индивидуальным заданием (см. Таблицу заданий) микропроцессорную систему для реализации алгоритмов цифровой обработки сигналов, отвечающей следующим требованиям:
1 Тип микропроцессора ЦОС:
М - микропроцессор фирмы Motorola;
А – микропроцессор фирмы Analog Device;
Т – микропроцессор фирмы Texas Instruments.
2 Частотный диапазон входных аналоговых сигналов
1. от 100 Гц до 10000 Гц;
2. от 20 Гц до 20000 Гц;
3. от 300 Гц до 3400 Гц;
4. от 10 ГЦ до 1000 Гц.
3 Относительная точность представления информации (d): 1. 0,1%; 2. 0,05%; 3. 0,01%;
или соотношение мощности сигнала к мощности шума (с/ш): 4. 90 дБ; 5. 100 дБ; 6. 120 дБ.
4 Количество входных/ выходных аналоговых каналов:
2 - 2 канала; 4 - 4 канала.
5 Количество процессоров ЦОС – 1, 2.
6 Использование внешней памяти – 1- Нет, 2 - Да;
7 Тип последовательного канала связи, поддерживаемый HOST процессором:
1- USB, 2- SPI, 3 – I2C, 4- RS 232C, 5- RS 485;
8 Программа:
1- БПФ 256 | 7- Передискретизатор | 13- Детектор несущей |
2 –БПФ 512 | 8 - Эхокомпенсация | 14 - ФНЧ с БИХ (0,1;0,01; 80; f1, f2)* |
3 – БПФ 1024 | 9 – Формирование сигнала X(t)=Acos(2πFt+φ) | 15- ФНЧ с КИХ (0,1;0,015; 80; f1, f2)* |
4 –Хартли 256 | 10 – Сжатие аудио-сигналов | 16 - ПФ с БИХ (0,1;0,03; 80; f1, f2, f3,f4)* |
5 – Хартли 512 | 11 - Децимация | 17 - ПФ с КИХ (0,1;0,1; 80; f1, f2,f3,f4)* |
6- Эквалайзер | 12 - Ревербератор | 18 - Любая |
* Примечание - При проектирование фильтров первые два числа задают величину неравномерности в полосе пропускания и в полосе подавления, а грниничные частоты определяются следующим образом f1=Fmax/2, f2=1.1*f1, f3=f1+Fmax/3, f4=1.05*f3, где Fmax – максимальная частота в спектре входного сигнала.
Состав курсовой работы:
- пояснительная записка;
- приложение:
1) текст программы;
2) схема электрическая функциональная устройства;
3) справочные материалы на основные компоненты (возможно представление информации на CD- диске).
Этапы проектирования и срок представления результатов:
1) Получение задания и анализ технического задания - 3 неделя;
2) выбор процессора, описание архитектуры и системы команд- 5 неделя;
3) разработка структурная схема устройства и выбор элементной базы- 7 неделя;
4) разработка функциональная схема и алгоритм функционирования - 10 неделя;
5) разработка программного обеспечения- 13 неделя;
6) Оформление пояснительной записки и чертежей 14 неделя;
7) Защита 15 неделя.
Примечание: работа, оформленная с отступлениями от ЕСКД (ГОСТ 2.105-95), до защиты не допускается.
Таблица. Индивидуальные задания
№ п.п. | Шифр задания | Примечание |
1. | М,1,6,2,1,1,1,18 | |
2. | М,2,1,2,1,1,2,17 | |
3. | М,3,2,4,1,2,3,16 | |
4. | М,4,2,4,1,2,4,15 | |
5. | М,3,3,4,2,1,5,14 | |
6. | М,2,3,4,2,1,4,13 | |
7. | М,1,4,2,1,1,3,12 | |
8. | М,2,4,2,1,1,2,11 | |
9. | М,3,5,2,2,1,1,10 | |
10. | М,1,5,2,2,1,2,9 | |
11. | А,2,1,4,2,1,3,8 | |
12. | А,3,1,4,2,1,4,7 | |
13. | А,4,2,4,2,1,5,6 | |
14. | А,3,2,4,1,2,4,5 | |
15. | А,2,3,2,1,2,3,4 | |
16. | А,1,3,2,1,2,2,3 | |
17. | А,2,4,2,1,1,1,2 | |
18. | А,3,4,2,1,1,1,1 | |
19. | А,4,5,4,1,1,2,9 | |
20. | А,2,5,4,1,2,3,8 | |
21. | Т,3,1,4,1,1,4,17 | |
22. | Т,1,1,4,1,1,5,16 | |
23. | Т,2,2,2,1,2,4,15 | |
24. | Т,3,2,2,2,2,3,14 | |
25. | Т,4,3,2,2,2,2,3 | |
26. | Т,3,3,2,2,2,1,2 | |
27. | Т,2,4,4,2,1,2,1 | |
28. | Т,1,4,4,1,1,1,10 | |
29. | Т,2,5,2,1,1,2,11 | |
30. | Т,2,5,4,2,1,3,12 |
ЗАДАНИЕ
студенту группы ИТС 31 Иванову А.Н..
на курсовое проектирование по дисциплине
«Цифровая обработка сигналов»
Шифр А,2,3,2,2,1,3,5
Тема курсовой работы: «Проектирование систем цифровой обработки сигналов».
Разработать микропроцессорную систему для реализации алгоритмов цифровой обработки сигналов, отвечающей следующим требованиям:
1. микропроцессор фирмы Analog Devices;
2. частотный диапазон входных сигналов от 20 Гц до 20 кГц;
3. точность представления информации — 0,01%;
4. количество входных каналов — 2;
5. количество процессоров ЦОС — 2;
6. использование внешней памяти — нет;
7. реализация последовательного канала связи — I2C;
8. программа — Хартли 512.
Состав курсовой работы:
1. Пояснительная записка;
2. графическая часть (схема электрическая функциональная устройства).
Этапы проектирования и сроки представления результатов:
1. анализ технического задания - 24 сентября;
2. выбор процессора, описание архитектуры и системы команд — 8 октября;
3. структурная схема устройства — 22 октября;
3. функциональная схема и алгоритм функционирования — 12 ноября;
4. программа — 3 декабря;
5. защита — 17 декабря.
Примечание: работа, оформленная с отступлениями от ЕСКД (ГОСТ 2.105-95), до защиты не допускается.
Задание принято к исполнению
8 сентября 2012 г. ___________________ Иванов А.Н.
(Дата) (Подпись)
Рисунок Выводы микросхемы ADSP2189 в корпусе LQPF100
Учебное издание
Дата публикования: 2015-04-10; Прочитано: 419 | Нарушение авторского права страницы | Мы поможем в написании вашей работы!