Студопедия.Орг Главная | Случайная страница | Контакты | Мы поможем в написании вашей работы!  
 

Особенности ПЛИС как элементной базы



Например, ПЛИС фирмы XILINX типа FPGA представляет собой массив конфигурируемых логических блоков (КЛБ) с полностью конфигурируемыми высокоскоростными межсоединениями. ПЛИС серии ХС4000 расположена на одном кристалле и включает:

· конфигурируемых логических блоков (КЛБ) с полностью конфигурируемыми высокоскоростными межсоединениями;

· по периферии кристалла расположены блоки ввода-вывода, из которых каждый содержит два триггера(один для ввода и один для вывода);

· логика дешифрации;

· цепи контроля высокоомных состояний.

Время распространения сигналов через КЛБ составляет 0,5 нс, через блок ускоренного переноса-0,1нс, время переключения триггера – не более 0,5 нс. Внутренние межсоединения конфигурируются пользователем и задают задержку 5 нс. Каскадное соединение двухразрядных сумматоров позволяет построить 16-разрядный сумматор с временем суммирования 2-х 16-разрядных чисел в пределах 5 нс при тактовой частоте 200МГц. Каждый КБЛ серии ХС4000 позволяет создать блок ОЗУ или двухпортовое ОЗУ, что позволяет строить высокопроизводительные системы.

ПЛИС 2
Многоуровневая конвейерная структура НС на базе ПЛИС серии ХС4000 обеспечивает время вычисления одного нейрона 6 нс(для нейрона с 8 входами и 8 разрядными кодами).

       
 
   


нейроны
нейроны
Выходная шина данных
Входная шина данных
Управляющий контроллер
ОЗУ весов
ПЛИС 4
ПЛИС 3
Входной

 
 





Дата публикования: 2014-10-18; Прочитано: 421 | Нарушение авторского права страницы | Мы поможем в написании вашей работы!



studopedia.org - Студопедия.Орг - 2014-2024 год. Студопедия не является автором материалов, которые размещены. Но предоставляет возможность бесплатного использования (0.007 с)...